收藏本站
《东南大学》 2005年
收藏 | 手机打开
二维码
手机客户端打开本文

SoC中部分扫描结构可测性设计技术研究

谢永明  
【摘要】: 系统芯片(SoC)的可测性设计分为两大类:嵌入式核(Embedded cores)内部测试结构的设计与优化;系统芯片级的测试设计与优化。本文研究的部分扫描算法,就属于嵌入式核内部测试结构设计与优化的范畴。 全扫描的可测性设计方法在芯片面积和性能上的开销较大,而部分扫描可以很好地解决这一问题。考虑到伪随机测试向量的特殊性,本文借鉴确定性测试向量生成的部分扫描算法,在内建自测试环境中,提出一种综合结构分析和可测性分析的部分扫描算法,PSBAST,并运用此算法对ISCAS89 benchmark电路进行计算,并对经计算后得到的部分扫描电路进行故障模拟,最后将模拟结果与全扫描电路和一种仅考虑结构因素的部分扫描算法得到的结果进行详细分析和比较,结果表明:对于伪随机测试向量,相对于全扫描电路和由仅考虑结构因素的部分扫描算法得到的电路,本文提出的部分扫描算法得到的电路,能够在不低于全扫描结构故障覆盖率前提下,大幅度减少测试时间,并能降低测试面积开销。 本文最后针对一块SoC芯片(Garfield)的具体设计环境,对上述部分扫描算法进行了改进,在该SoC芯片的三个功能模块中实现了部分扫描结构,并对其进行分析和故障模拟,再将得出的实验数据同全扫描电路进行比较,最后得出结论:由最终改进的部分扫描算法得到的部分扫描电路较全扫描电路,不仅芯片的面积开销降低而且性能(运行速度)也有所提高;同时,改进的部分扫描算法实现非常简单和快速,可以满足工程设计需要。
【学位授予单位】:东南大学
【学位级别】:硕士
【学位授予年份】:2005
【分类号】:TN47

手机知网App
【引证文献】
中国期刊全文数据库 前1条
1 杨兵;魏敬和;王国章;虞致国;;SOC芯片DFT研究与设计[J];电子与封装;2009年01期
【二级引证文献】
中国硕士学位论文全文数据库 前2条
1 李嘉铭;嵌入式存储器在线容错技术研究[D];哈尔滨工业大学;2011年
2 侯春风;低功耗SoC后端设计中几个关键技术的研究[D];哈尔滨工业大学;2009年
【相似文献】
中国期刊全文数据库 前10条
1 王宗青,徐拾义;基于软件内建自测试模板内容的研究[J];计算机应用研究;2004年09期
2 江海航;;FPGA可测性设计研究[J];舰船电子工程;2009年01期
3 朱恒静,张卓;用可测性设计的方法设计PLA[J];电子产品可靠性与环境试验;2001年01期
4 张哲,胡晨,王学香,时龙兴;基于双模式LFSR的低功耗BIST结构(英文)[J];电子器件;2004年04期
5 金志刚;罗岚;胡晨;;SoC可测性设计中的几个问题[J];现代电子技术;2006年05期
6 邱航;王成华;;基于内建自测试的伪随机测试向量生成方法[J];淮阴师范学院学报(自然科学版);2006年03期
7 谢志远;杨兴;胡正伟;;基于BIST的编译码器IP核测试[J];国外电子元器件;2008年01期
8 徐国强,王玉艳,马鹏,章建雄;基于微处理器的可测性设计[J];计算机工程;2002年09期
9 刘峰;大规模集成电路可测性设计及其应用策略[J];电子工艺技术;2005年05期
10 刘峰;梁勇强;;大规模集成电路可测性设计及其应用策略[J];玉林师范学院学报;2005年05期
中国重要会议论文全文数据库 前10条
1 周敏;李少青;;CPU测试结构的设计和实现[A];第三届中国测试学术会议论文集[C];2004年
2 雷加;刘伟;;模数混合信号的可测性设计方法研究[A];中国仪器仪表学会第九届青年学术会议论文集[C];2007年
3 刘建军;刘伟;康跃明;;一种新型低峰值功耗的BIST设计研究[A];2007'中国仪器仪表与测控技术交流大会论文集(二)[C];2007年
4 钟治平;徐拾义;;程序插装技术在软件内建自测试中的应用[A];第十届全国容错计算学术会议论文集[C];2003年
5 鲁巍;杨修涛;李晓维;;基于JTAG标准的边界扫描结构在一款通用CPU中的设计[A];第十届全国容错计算学术会议论文集[C];2003年
6 朱彦卿;何怡刚;阳辉;刘美容;王玺;;一种高速ADC静态参数的内建自测试结构[A];第四届中国测试学术会议论文集[C];2006年
7 董婕;李吉;檀彦卓;徐勇军;李晓维;;通用CPU的可测试性技术综述[A];第三届中国测试学术会议论文集[C];2004年
8 崔伟;冯建华;;一种基于Loopback结构的RFIC内建自测试方法[A];第十四届全国容错计算学术会议(CFTC'2011)论文集[C];2011年
9 魏淑华;侯明金;;SoC中混合信号测试与可测性设计研究[A];第六届中国测试学术会议论文集[C];2010年
10 杨虹;吕坤颐;陈柘宇;侯华敏;;集成电路可测性设计[A];2010通信理论与技术新发展——第十五届全国青年通信学术会议论文集(上册)[C];2010年
中国重要报纸全文数据库 前10条
1 ;传统打印机市场日渐萎缩[N];民营经济报;2009年
2 ;横扫竖扫两相宜[N];中国计算机报;2003年
3 中科院计算技术研究所 张 伸;在设计中引入测试理念[N];计算机世界;2004年
4 钱林;轻松玩转扫描仪4[N];中国电脑教育报;2003年
5 ;专业图像设备的选择[N];计算机世界;2002年
6 河北 赵云栋 刘福盈;用抓包工具把病毒揪出来![N];电脑报;2004年
7 ;扫描照片轻松拼接[N];电脑报;2005年
8 中科院计算技术研究所 张志敏;SoC引领嵌入式系统发展[N];计算机世界;2004年
9 本版编辑 北京自动测试技术研究所所长 张东 肖钢;测试业:主体已形成 品种待丰富[N];中国电子报;2006年
10 诸玲珍;安捷伦测试:与SOC同行[N];中国电子报;2003年
中国博士学位论文全文数据库 前10条
1 李锐;低功耗内建自测试设计方法研究[D];东南大学;2005年
2 徐磊;基于SOC架构的可测性设计方法学研究[D];清华大学;2002年
3 杨德才;算术运算电路的通路时延故障测试[D];电子科技大学;2008年
4 李杰;低功耗内建自测试(BIST)设计技术的研究[D];东南大学;2004年
5 肖继学;基于累加器的DSP数据通路的内建自测试技术的研究[D];电子科技大学;2007年
6 朱敏;电子系统内建自测试技术研究[D];哈尔滨工业大学;2010年
7 孙秀斌;混合信号电路故障诊断的内建自测试(BIST)方法研究[D];电子科技大学;2004年
8 潘张鑫;或—符合逻辑系统的可测性设计与测试[D];浙江大学;2007年
9 郑德春;DSP可测性、测试方法和平台的研究[D];浙江大学;2005年
10 蒋荣华;基于粒子群算法的电子系统可测性研究[D];电子科技大学;2009年
中国硕士学位论文全文数据库 前10条
1 谢永明;SoC中部分扫描结构可测性设计技术研究[D];东南大学;2005年
2 高树静;嵌入式微处理器可测性设计研究与实现[D];青岛大学;2003年
3 周敏;通用微处理器的可测性设计及实现[D];国防科学技术大学;2005年
4 邢万;DSP可测性设计及测试方法研究[D];江南大学;2008年
5 欧阳雄;一种由被测电路自己施加测试矢量的BIST方法研究[D];湖南大学;2008年
6 邓勤学;JX5芯片测试码的产生及故障模拟[D];国防科学技术大学;2005年
7 陈业荣;系统级芯片的可测性设计研究[D];吉林大学;2007年
8 李琳;StrongARM处理器的测试结构的设计[D];西安电子科技大学;2008年
9 胡晓宇;液晶驱动控制芯片可测性设计方法学研究[D];华中科技大学;2005年
10 董方元;寄存器文件的可测性设计与实现[D];复旦大学;2011年
 快捷付款方式  订购知网充值卡  订购热线  帮助中心
  • 400-819-9993
  • 010-62791813
  • 010-62985026